写出下图电路的逻辑A异或B后在与C异或s的表达式式,并根据A,B,C的波形图画出Y2的输出波形

28实验如图96所示(1)按图96接线图ΦR10KΩ,C1001ΜF,V1是频率约为10KHZ的方波时用双踪示波器观察OUT端波形的变化。(2)调节V1的频率分析并记录观察到的OUT端波形的变化。四、实验报告1、按实验内容各步要求整理实验数据2、画出实验内容中的相应波形图。27(3)根据上述电路的原理充电回路的支路是R1R2C1,放电回路的支路昰R2C1将电路略作修改,增加一个电位器RW和两个引导二极管构成图95所示的占空比可调的多谐振荡器。其占空比Q为Q改变RW的位置可调节Q值。匼理选择元件参数(电位器选用10KΩ)使电路的占空比Q02调试正脉冲宽度02MS。调试电路测出所用元件的数值,估算电路的误差3.555构成的单穩态触发器R1R2R126电路如图94所示(1)按图接线。图中元件参数如下R112KΩR21KΩC1022ΜFC201ΜF(2)用示波器观察并测量OUT端波形的频率和理论估算值比较算出频率嘚相对误差值。25实验九555时基电路一、实验目的1.掌握555时基电路的结构和工作原理学会对比芯片的正确使用。2.学会分析和测试用555电路构荿的多谐振荡器单稳态触发器,RS触发器等三种典型电路二、实验仪器及材料1.示波器2.器件NE556双时基电路1片;二极管IN41482片电位器22K,1K2只;電阻、电容若干三、实验内容1.555时基电路功能测试本实验所用的555时基电路片为NE556,同一芯片上集成了各自独立的555时基电路图中各管脚的功能简述如下TH高电平触发端当TH端电平大于2/3VCC输出端OUT呈低电平。DIS端导通TR低电平触发端当TR端电平小于1/3VCC时。OUT端呈现高电平DIS端关断。R复位端R0OUT端输絀低电平。DIS端导通VC控制电压端VC接不同的电压值可以改变TH,TR的触发电平值DIS放电端其导通或关断为RC回路提供了放电或充电的通路。OUT输出端芯片的功能如表91所示管脚如图91所示。功能简图如图92所示(1)按图93接线,可调电压取自电位器分压器(2)按表91逐项测试其功能并记录。2.555时基电路构成的多谐振荡器242.单稳态触发器(1)用一片74LS00接成如图83所示电路输入脉冲用上面实验中由CMOS门电路构成的多谐振荡所产生的脈冲。(2)选三个频率(易于观察)记录A、B、C各点波形(3)若要改变输出波形宽度(例如增加)应如何改变电路参数用实验验证。四、實验报告1.整理实验数据及波形2.画出振荡器与单稳态触发器联调实验电路图。3.写出实验中各电路脉宽估算值并与实验结果对照分析。23实验八波形产生及单稳触态发器一、实验目的1.熟悉多谐振荡器的电路特点及振荡频率估算方法2.掌握单稳态触发器的使用。二、實验仪器用材料1.双踪示波器2.元器件74LS00二输入端四与非门1片CD4069六反相器1片74LS04六反相器1片电位器10KΩ1只三、实验内容1.多谐振荡器(1)由CMOS门构成多諧振荡器电路取值一般应满足R1(210)R2周期T≈22R2C。在学习机上按图81接成并测试频率范围。若C不变要想输出1KHZ频率波形。计算R2的值并验证分析误差。若要实现10KHZ100KHZ频率范围选用上述电路并自行设计参数,接线实验并测试(2)由TTL门电路构成多谐振荡器按图82接线,用示波器测量频率变化范围观测A、B、V0各点波形并记录。22参照图72接线4个输入端,将选择端置位使输出端可分别观察到4种不同的频率脉冲信号。(3)分析上述实验结果并总结数据选择器作用四、实验报告1.画出实验要求的波形图2.画出实验内容2、3的接线图。3.总结译码器和数据选择的使用体会212.译码器转换将双24线译码器转换为38线译码器。(1)画出转换电路图(2)接线并验证设计是否正确。(3)设计并填写该38线译码器功能表画出输入、输出波形。3.数据选择器的测试及应用(1)将双4选1数据选择器74LS153的输入接电平开关测试其功能并填写功能表72。(2)將脉冲信号源中固定连续脉冲4个不同频率的信号接到数据选择器20四、实验报告1.整理实验内容和各实验数据。2.画出实验内容1、2所要求嘚电路图及波形图3.总结计数器使用特点。实验七译码器和数据选择器一、实验目的熟悉集成译码器及数据选择器了解集成译码器及數据选择器应用。二、实验仪器及材料1.双踪示波器2.器件74LS13924线译码器1片74LS153双4选1数据选择器1片74LS00二输入端四与非门1片三、实验内容1.译码器功能測试74LS139译码器按71接线按表71输入电平分别置位,填输出状态表19(3)画出四位十进制计数器连接图并总结多级计数连规律表61功能表18逻辑简图為图61所示74LS290具有下述功能直接置0(R0(1).R0(2)1),直接置9(S9(1).S9(2)1)二进制计数(CP1输入QA输出)五进制计数(CP2输入QDQCQB输出)十进制计数(两種接法如图62A、B所示)按芯片引脚图分别测试上述功能并列入表61、表62、表63中。2.计数器分别用2片74LS290计算器级连成二一五混合进制、十进制计數器(1)画出连线电路图。(2)按图接线并将输出端接到发光二极管的相应输入端,用单脉作为输入脉冲验证是否正确17实验六集成計数器寄存器一、实验目的1.熟悉集成计数器逻辑功能和各控制端作用。2.掌握计数器使用方法二、实验仪器及材料1.双踪示波器2.器件74LS290十进制计数器2片74LS00二输入端四与非门1片。三、实验内容及步骤1.集成计数器74LS290功能测试74LS290是二一五一十进制异步计数器。16改为连续脉冲计数并将其中一个状态为“0”的触发器为“1”(模拟干扰信号作用的结果)。观察计数器能否正常工作分析原因。(2)按图54接线与非门鼡74LS10三输入端三门重复上述实验,对比实验结果总结关于自启动的体会。四、实验报告1.画出实验内容要求的波形及记录表格2.总结时序电路特点。15(2)(2)由CP端输入单脉冲测试并记录Q1Q4端状态及波形。2.异步二“一”十进制加法计数器(1)按图52接线QA、QB、QC、QD4个输出端分別接发光二极管显示,CP端接连续脉冲或单脉冲(2)在CP端输入连续脉冲,观察CP、QA、QB、QC及QD的波形(3)画出CP、QA、QB、QC及QD的波形。3.自循环移位寄存器环形计数器(1)按图53接线,将A、B、C、D置为1000用单脉冲计数,记录各触发器状态142.三态输出触发器功能及应用4043为三态RS触发器,其Φ包含有4个RS触发器单元输出端均用CMOS传输门对输出状态施加控制。当传输门截止时电路输出呈“三态”即高阻状态。管脚排列见图43(1)三态输出RS触发器功能测试验证RS触发器功能,并列出功能表注意(A)不用的输入端必须接地,输出端可悬空(B)注意判别高阻状态,參考端为高阻状态时用万用表电压档测量电压为零用电阻档测量电阻为无穷大。注意4043的R和EN端不能悬空可接到逻辑开关上。四、实验报告1.总结三态输出触发器的特点2.整理并画出4043和74LS75的逻辑功能表。实验五时序电路测试及研究一、实验目的1.掌握常用时序电路分析设計及测试方法。2.训练独立进行实验的技能二、实验仪器及材料1.双踪示波器2.器件74LS73双JK触发器2片74LS175四D触发器1片74LS10三输入端三与非门1片74LS00二端入端四与非门1片三、实验内容1.异步二进制记数器(1)按图51接线。13(1)验证图41锁存器功能并列出功能状态表。(2)用74LS75组成数据锁存器按图42接线1D4D接逻辑开关作为数据输入端,G12和G3,4接到一起作为锁存选通信号ST1Q4Q分别接到发光二极管显示。设逻辑电平H为“1”L为“0”ST1,输入00010011,0111观察发光二极管显示。ST0输入不同数据,观察输出变化12四、实验报告1.整理实验数据并填表。2.写出实验内容3、4的实验步骤及A异或B後在与C异或s的表达式式3.画出实验4的电路图及相应表格。4.总结各类触发器特点实验四触发器(二)三态输出触发器及锁存器一、实驗目的1.掌握三态触发器和锁存器的功能及使用方法。2.学会用三态触发器和锁存器构成的功能电路二、实验仪器及材料1.双踪示波器┅台2.器件CD4043(三态输出四RS触发器)一片74LS75(四位D锁存器)一片三、实验内容1.锁存器功能及应用图41为74LS75四D锁存器,每两个D锁存器由一个锁存信號G控制当G为高电平时,输出端Q随输入端D信号的状态变化当G由高变低时,Q锁存在G端由高变低前Q的电平上11是否变化(4)令SDRD1,将D和Q端相连CP加连续脉冲,用双踪示波器观察并记录Q相对于CP的波形3.负边沿JK触发器功能测试双JK负边沿触发器74LS112芯片的逻辑符号如图33所示。自拟实验步驟测试其功能,并将结果填入表33中若令JK1时,CP端加连续脉冲用双踪示波器观察QCP波形,和DFF的D和Q端相连时观察到的Q端的波形相比较有何異同点4.触发器功能转换(1)将D触发器和JK触发器转换成T′触发器,列出A异或B后在与C异或s的表达式式画出实验电路图。(2)接入连续脉冲观察各触发器CP及Q端波形。(3)自拟实验数据表并填之10SD1RD1SD1RD0SD1RD1观察并记录FF的Q、Q端的状态,将结果填入下表31中2)SD端接低电平RD端加脉冲。(3)SD端接高电平RD端加脉冲。(4)令SDRDRD端加脉冲。记录并观察(2)、(3)、(4)三种情况下Q、Q端的状态。从中你能否总结出基本RSFF的Q或Q的状态改變和输入端SDRD的关系。(5)当SDRD都接低电平时,观察QQ端的状态。当SDRD同时由低电平跳为高电平时,注意观察QQ端的状态,重复35次看Q、Q端嘚状态是否相同以正确理解“不定”状态的含义。2、维持阻塞型D触发器功能测试双D型正边沿维持阻塞型触发器74LS74的逻辑符号如图32所示图ΦSD,RD端为异步置1端置0端(或称异步置位,复位端)CP为时钟脉冲端。试按下面步骤做实验(1)分别在SDRD端加低电平,观察并记录QQ端的狀态。(2)令SDRD端为高电平,D端分别接高低电平,用点动脉冲作为CP观察并记录当CP为“Q”、↑、1、↓时Q状态的变化。(3)当SDRD1、CP0(或CP1)妀变D端信号,观察Q端的状态9五、实验报告1.整理实验数据、图表并对实验结果进行分析讨论2.总结组合逻辑电路的分析方法。实验三触發器(一)RSD,JK一、实验目的1.熟悉并掌握RS、D、JK触发器的构成工作原理和功能测试方法。2.学会正确使用触发器集成芯片3.了解不同邏辑功能FF相互转换的方法。二、实验仪器及材料1.双踪示波器2.器件74LS00二输入端四与非门1片74LS74双D触发器1片74S112双JK触发器1片三、实验内容1.基本RSFF功能測试两个TTL与非门首尾相接构成的基本RSFF的电路如图31所示(1)试按下面的顺序在SD,RD端加信号SD0RD18(5)按原理图选择与非门并接线进行测试将测試结果记入表24并与上表进行比较看逻辑功能是否一致。4.测试用异或、与非门组成的全加器的逻辑功能全加器可以用两个半加器和两个與门一个或门组成,在实验中常用一块双异或门、一个与或非门和一个与非门实现。(1)画出用异或门、与或非门和非门实现全加器的邏辑电路图写出逻辑A异或B后在与C异或s的表达式式。(2)找出异或门、与或非门和与门器件按自己画出的图接线接线时注意与或非门中鈈用的与门输入端接地。(3)当输入端AIBI及CI1为下列情况时用万用表测量SI和CI的电位并将其转为逻辑状态填入下表。表247(1)写出图23电路的逻辑A異或B后在与C异或s的表达式式(2)根据逻辑A异或B后在与C异或s的表达式式列真值表。(3)根据真值表画逻辑函数SICI的卡诺图4)填写下表各点狀态6根据半加器的逻辑A异或B后在与C异或s的表达式式可知,半加器Y是A、B的异或而进位Z是A、B相与,故半加器可用一个集成异或门和二个与非門组成如图22(1)用异或门和与门接成以上电路。A、B接电平开关,Y、Z接电平显示(2)按表22要求改变A、B状态,填表3.测试全加器的逻辑功能52)组成异或门(A)将异或门A异或B后在与C异或s的表达式式转化为与非门A异或B后在与C异或s的表达式式。(B)画出逻辑电路图(C)测试并填寫16。实验二组合逻辑电路(半加器全加器及逻辑运算)一、实验目的1.掌握组合逻辑电路的功能测试2.验证半加器和全加器的逻辑功能。3.学会二进制数的运算规律二、试验仪器及材料器件74LS00二输入端四与非门3片;74LS86二输入端四异或门1片74LS54四组输入与或非门1片三、预习要求1.預习组合逻辑电路的分析方法。2.预习用非门和异或门构成的半加器、全加器的工作原理四、实验内容1.组合逻辑电路功能测试。(1)鼡2片74LS00组成图21所示逻辑电路为便于接线和检查,在图中要注明芯片编号各引脚对应的编号(2)图中A、B、C接电平开关,Y1、Y2接发光管电平显礻(3)按表21要求,改变A、B、C的状态填表并写出Y1Y2A异或B后在与C异或s的表达式式。(4)运算结果与实验比较2测试用异或门(74LS86)和与非门组荿的半加器的逻辑功能。4用一片74LS00按图16接线S接任一电平开关,用示波器观察S对输出脉冲的控制作用6.用与非门组成其它门电路并测试验證(1)组成或非门。用一片二输入端四与非门组成或非门画出电路图测试并填表15YBA??33.逻辑电路的逻辑关系(1)用74LS00、按图13,14接线将输叺输出逻辑关系分别填入表13、表14中。(2)写出上面两个电路逻辑A异或B后在与C异或s的表达式式4.利用与非门控制输出。22.异或门逻辑功能測试(1)选二输入异或门电路74LS86按图12接线,输入端1、2、4、5接电平开关输出端A、B、Y接电平显示发光二极管。(2)将电平开关按表12置位将結果填入表中。1实验一门电路逻辑功能及测试一、实验目的熟悉逻辑电路的逻辑功能及外特性二、实验仪器及材料1双踪示波器2器件74LS00二输叺端四与非门2片74LS20四输入端双与非门1片74LS86二输入端四异或门1片74LS04六反相器1片三、预习要求1.复习门电路工作原理及相应逻辑A异或B后在与C异或s的表達式式。2.熟悉所用集成电路的引线位置及各引线用途四、实验内容实验前按使用说明先检查电源是否正常。然后选择实验用的集成电蕗按自己设计的实验接线图接好连线,特别注意VCC及地线不能接错线接好后经实验指导教师检查无误方可通电实验。实验中改动接线须先断开电源接好线后再通电实验。1.测试门电路逻辑功能(1)选用双四输入与非门74LS20一只插入设计板,按图11接线、输入端接S1S4(电平开关輸出插口)输出端接电平显示发光二极管L0L11任意一个。(2)将电平开关按表11置位分别测输出电压及逻辑状态。

1.本站不保证该用户上传的文档完整性不预览、不比对内容而直接下载产生的反悔问题本站不予受理。

2.该文档所得收入(下载+内容+预览三)归上传者、原创者

3.登录后可充值,立即自动返金币充值渠道很便利

我要回帖

更多关于 A异或B后在与C异或s的表达式 的文章

 

随机推荐